SiT92315 评估板设计用于评估 SiT92315

2024-10-26 18:16:11700

SiT92315 评估板 (EVB) 硬件用户手册


1 、简介 

SiT92315 评估板设计用于评估 SiT92315,它是一款 HCSL-LP、20 输出差分扇出缓冲器,达到或超过 Intel DB2000QL 规范的所有性能要求。




image.png

图 1. SiT92315 EVK 电路板


2 、特性

   1) Zo = 85 Ω 的 HCSL-LP 输出。

   2) 节省电源和电路板空间 - 无需终端电阻。

   3) 支持 PCIe 和 QPI 应用。

   4) 兼容扩频;跟踪扩频输入时钟,实现低 EMI。

   5) 相位抖动为加法。

    a. Fclk=100 MHz(10k-20M)频带 ~ 42fs(典型值)

    b. PCIE Gen5(CC)滤波器后 Fclk=100 MHz ~10 fs RMS

    c. PCIE Gen6 滤波器后 Fclk=100 MHz ~6 fs RMS

    d. DB2000Q 滤波器后的相位抖动 ~8 fs RMS(典型值)

   6) 可编程输出压摆率控制。

   7) 输出至输出偏移 < 50 ps。

   8) 3.3 V 内核和 IO 电源电压。

   9) 硬件控制的低功耗模式 (PDN)。

   10) 电流消耗: 典型值为 150 mA,在 100 MHz 频率下启用所有 20 个输出,每个输出驱动 10 英寸 T 线和 2 pF 负载。


3、功能描述

SiT92315 是一款 HCSL 低功耗 20 输出差分时钟扇出缓冲器,具有低附加抖动,工作频率高达 400 MHz。输出可通过 OE 引脚、SMBUS 或 SBI 控制。该器件采用 80 引脚 LGA 封装。

image.png

图 2. 功能框图


3.1. VDD、VDDIN 和 VDDO 电源 

SiT92315 具有独立的 3.3 V 内核 (VDD)、3.3 V 输入电源 (VDDIN) 和 3.3 V 输出电源 (VDDO)。

3.2. 功能表

表 1. 输出状态

image.png

备注:

1)   x - 无所谓。

2)   STOPPED - 输出遵循 STOP STATE 中给出的逻辑。请参阅数据表中的寄存器 0x14。

3)   DISABLED (禁用) - 输出为浮点运算。

4)   ENABLED (启用) - 输出遵循输入。5) 相位抖动为加法。

 

4 、电源连接

SiT92315 缓冲器有三个电源 VDD、VDDIN 和 VDDO。VDDO 电源是输出 HCSL 低功耗驱动器的专用电源。VDDIN 电源是输入时钟接收器的专用电源。VDD 电源是专用的核心电源。

VDD、VDDIN 和 VDDO 电源可根据表 2 设置。表 2.

表 2. SiT92315 EVK 的电源连接

image.png

将 USB 电缆从个人电脑/笔记本电脑的 USB 端口连接到 EVK 的 USB 接口。连接 USB 后,用户可以看到 LED D4 和 D5 发光。SiT92315 将使用板载 LDO,在 VDD = VDDIN = VDDO = 3.3 V 下启动。

5 输入时钟配置

CLKINP (J23) 和 CLKINN(J44) 可配置为接收差分时钟或单端时钟。输入传输线使用 50 Ω 单端阻抗和 100 Ω 差分阻抗。CLKin 路径包括基底面选项,可让用户灵活配置端接、偏置和耦合。

image.png

图 3. 输入时钟配置


6、 输出时钟 

EVK 支持直流耦合到 SMA 连接器的 HCSL 低功率输出。输出传输线使用 42.5 Ω 单端阻抗和 85 Ω 差分阻抗。

image.png

图 4. 输出时钟配置 输出时钟配置 


7、 SMBUS 通信 

SiT92315 GUI 可用于 SMBUS 和 SBI 通信。请参阅 GUI 用户指南。


8 、开关和控制输入 

EVK 默认配置为 GUI 界面。有关连接请参见表 3。

表 3. OEbx 引脚控制

image.png

表 4. CKPWRGD_PDN 引脚控制

image.png

表 5. 杂项跳线设置

image.png

image.png


9 、SMBUS 地址 

SADR0_TRI 和 SADR1_TRI 是 SMBUS 地址带引脚。这些引脚上有两个 3 级输入解码。


表 6. SMBUS 地址

image.png

9.1. SMBUS 地址设置

在给部件通电之前,按以下顺序进行跳线设置:

1)  拔掉 EVK 的电源 

2)  配置 SADR 引脚

a.  将 J83 (SADR1_TRI_CTRL)、J81 (SADR0_TRI_CTRL) 连接到引脚 2 和引脚 1 之间,并将 J82、J85 控制为低电平和高电平,如表 6 所示。

b.  将 J83、J81 连接到引脚 2 和引脚 3 之间,并将 J82 和 J85 开启,以保持 MID 状态。

3)  完成 SADR 引脚配置后,给 EVK 上电并将 CKPWRGD_PDN 设置为高电平,然后回读更新的 SMBus 地址。


10、EVK 快照 

image.png

图 5. EVK 快照


点赞
微信分享
链接分享
复制成功

sitimechina.com ©北京晶圆电子有限公司 版权所有 京ICP备13034140号-2